<td id="ikk4g"><option id="ikk4g"></option></td>
  • <option id="ikk4g"><option id="ikk4g"></option></option>
  • 產品中心您當前的位置:首頁 > 產品中心 > 邏輯分析儀/總線協議測試 > USB、UART(RS232/485) > LAP-C322000孕龍ZEROPLUS總線協議測試分析儀

    基礎信息Product information

    產品名稱:孕龍ZEROPLUS總線協議測試分析儀

    產品型號:LAP-C322000

    更新時間:2024-01-31

    產品簡介:

    孕龍ZEROPLUS總線協議測試分析儀LAP-C322000支持I&#178;C、SPI、USB2.0、RS232、CAN、LIN、FlexRay、MIL-STD 1553、I&#178;S常用的幾個總線協議,還支持MVB、WTB、GPIB、PCI、USB 1.1、USB 2.0、HDMI、I2S、S/PDIF、BMS、ModBus等110種總線協議而且全部免費?。。。。?!

    產品特性Product characteristics

        中國電子行業儀器優質供應商、專業儀器設備和測試方案供應商—上海堅融實業有限公司JETYOO INDUSTRIAL、堅友(上海)測量儀器有限公司JETYOO INSTRUMENTS,為中國臺灣孕龍ZEROPLUS授權一級總代理,專業為用戶提供儀器設備、測試方案、技術培訓和維修服務。

     

    孕龍ZEROPLUS總線協議測試分析儀LAP-C322000支持的110種總線協議全部免費
    汽車電子
    CAN 2.0
    DSI Bus
    FlexRay 2.1A
    LIN 2.1
    MVB
    WTB

    電腦周邊
    FWH
    GPIB
    Low Pin Count
    LPC-SERIRQ
    LPT
    PCI
    PECI
    PS/2
    SVID
    USB 1.1
    USB 2.0

    存儲器內存條
    Compact Flash 4.1
    I2C(EEPROM 24L)
    I2C(EEPROM 24LCS61/24LCS62)
    MICROWIRE(EEPROM 93C)
    SD2.0/SDIO
    SAMSUNG K9(NAND Flash)
    SPI Compatible(Atmel Memory)
    UNI/O

    音視頻多媒體
    AC97
    DSA Interface
    HD Audio
    HDMI CEC
    I2S
    MIDA
    PCM
    PSB Interface
    S/PDIF
    STBus

    IC芯片
    1-WIRE
    1-Wire(Advanced)
    3-WIRE
    BDM
    HPI
    I2C
    JTAG 2.0
    MCU-51 DECODE
    MICROWIRE
    SLE4442
    SSI Interface
    ST7669
    SPI
    SPI PLUS
    Serial Wire Debug(SWD)
    UART(RS-232C/422/485)

    基礎邏輯應用
    ARITHMETICAL LOGIC
    JK FLIP-FLOP
    DIGITAL LOGIC
    UP DOWN COUNTER

    紅外線
    IRDA
    NEC PD6122
    Philips RC-5
    Philips RC-6
    PT2262/PT2272

    光電
    7-SEGMENT LED
    CCIR656
    CMOS IMAGE
    DALI Interface
    DM114/DM115
    DMX512
    LCD12864
    LCD1602
    LG4572
    S2Cwire/AS2Cwire
    SCCB

    電源管理
    BMS
    HDQ
    PMBus 1.1
    SDQ
    SMBus 2.0

    無線通訊
    Differential Manchester
    DigRF
    ISO7816 UART
    KEELOQ Code Hopping
    MANCHESTER
    MII
    MILLER
    MIL-STD-1553
    MODIFIED MILLER
    SIGNIA 6210
    SWP
    WIEGAND
    WWV/WWVH/WWVB

    其它應用
    DS1302
    DS18B20
    HART
    KNX
    IO-Link
    ModBus
    MODIFIED SPI
    OPENTHERM 2.2 
    PROFIBUS
    SHT11
    YK-5

     

    【孕龍ZEROPLUS總線協議測試分析儀LAP-C322000產品規格 】

    取樣頻率

    內部(時序)(異步) 100Hz~200MHz
    外部(狀態)(同步) 100MHz

    待測信號

    頻寬 75MHz
    觸發電壓范圍 -6V~+6V
    觸發電壓分辨率 ±0.1V

    內存

    內存容量 64Mbits
    每信道內存深度 2Mbits (Max 512Mbits for compression)

    觸發

    觸發方式 Pattern/Edge
    觸發通道 32 CH
    延后觸發 YES
    觸發階層 1 Level
    觸發計數 1~65535

    軟件功能

    波形數據壓縮 Max 2M bits x 256, 可用通道24CH
    時基范圍
    波形垂直縮放比例
    操作接口
    波形觸發分頁大值
    波形寬度顯示
    波形濾波及延遲
    波形觸發延遲
    可增加定位棒
    定位棒自動貼進功能
    軟件自動升級
    可選擇分析數據的范圍
    資料統計
    自動存檔
    波形濾波分隔棒
    總線分析
    數據比對
    總線Latch功能
    總線封包列表功能
    封包列表匯出功能
    *總線協議觸發: 串行 / 并行
    *脈波寬度觸發模組

    電源

    電源USB (DC 5V, 500mA)
    靜態消耗功率 1W
    瞬間大消耗功率 2W

    其它

    系統支持 Windows 2000 / XP (32bits)/ Vista / Win 7
    相位誤差 < 1.5ns
    大輸入電壓 ±30V
    輸入阻抗 500KΩ/10pF
    安規認證 FCC / CE / WEEE / RoHS /REACH

    堆棧功能

    支持
    Channel mode: LAP-C(322000) + LAP-C(322000) => Channel = 62CH, Memory = 2Mbits
    Memory mode: LAP-C(32128) + LAP-C(32128) => Channel = 31CH, Memory = 256Kbits

    Double模式

    支持
    通道: 16通道
    內存容量: 4M

     

    【LAP-C322000電氣規格 】

    項目

    Min

    Type

    Max

    工作電壓

    4.5V

    5V

    5.5V

    靜態消耗電流

    200mA

    工作消耗電流

    400mA

    靜態消耗功率

    1W

    工作消耗功率

    2W

    相位誤差

    -

    -

    1.5ns

    量測信道輸入電壓

    -30V

    +30V

    參考電壓

    -6V

    +6V

    輸入阻抗

    500KΩ/10pf

    工作溫度

    5

    70

    儲存溫度

    -40

    80

     

    LAP-C322000性能特點
    具有外部按鈕執行邏輯分析儀取樣功能
    在孕龍邏輯分析儀的硬件上,有一個START的按鈕,當邏輯分析儀軟件在開啟的狀態,可利用此按鈕來讓邏輯分析儀執行取樣的動作。此按鈕能讓您更快速的操作邏輯分析儀取得被測物的資料。

    壓縮技術             
    孕龍科技推出波行壓縮技術,可以在不增加內存的狀況下獲取更長的波形資料。For Example:設定內存深度為1M,取樣率為50MHz。未開啟壓縮功能時僅可擷取20.972ms,若開啟壓縮功能后,以同樣記憶深度為1M,取樣率為50MHz進行取樣,則可以將波形時間增加至3.999s,大大的提升了擷取數據量。

    信號濾波延遲             
    孕龍科技推出了信號濾波延遲技術,信號濾波功能可以將訊號進行條件式的擷取,如下圖所述,將A1通道設定濾波條件為高準位,透過上下并列窗口的比較可明顯看出兩者間的差異,而信號濾波延遲則是能夠將信號濾波的條件更加靈活化,使用者可自行設定過濾的時間狀態。
    For Example:客戶端有一組DUT出現Bug,Bug的內容是當程序讀取的時候可能會出現讀取錯誤的情況,此時就可以利用信號濾波延遲進行條件式的擷取,藉此進行Bug分析 (讀取狀態為0X5A、讀取命令周期為10us)透過信號濾波延遲功能,邏輯分析儀就可以只針對當0X5A的數值出現后僅擷取命令時間10us,進而分析Bug的發生問題。

    觸發分頁技術             
    孕龍邏輯分析儀加入了觸發分頁(Trigger Page)的技術,Trigger Page簡單的說就是將連續又漫長的訊號數據分頁。
    以目前所設定的內存長度為一頁,觸發點的所在即為*頁,分析完*頁的數據后,只要被測物的數據每一次都是相同的,且觸發狀態設定不變,就可以將Trigger Page設為2再重新啟動邏輯分析儀,待邏輯分析儀停止擷取數據且完成顯示時,波形顯示區內的內容即為第二頁的數據,第二頁的數據就是緊接著*頁結束后的數據。

    For Example:設定記憶深度為32K、取樣率為200MHz,設定觸發分頁為1,所擷取訊號的結束點為147.465us,而數據為0X47的前半段,再以相同記憶深度與取樣率進行擷取,設定觸發分頁為2時,所擷取訊號開始點為觸發分頁1時的結束點147.465us,此時可看見資料0X47的后半段。

    觸發次數計算
    孕龍邏輯分析儀加入了觸發次數計算(Trigger Counter)的技術,Trigger Counter,的功能是將有一個以上符合觸發值的被測信號,使用者可決定觸發點是要在第幾個符合觸發設定的位置進行觸發,
    *次碰到觸發的設定狀態時就觸發Trigger Counter就要設定為1(預設),第三次碰到觸發的設定狀態時才觸發Trigger Counter就要設定為3,依此類推。

    內存分析        
    孕龍邏輯分析儀加入了內存分析功能(Memory Analyzer),針對總線中有使用ADDRESS的類別,如IIC、HDQ、3-WIRE、PM、SM、IIC(EEPROM 24LX)…等等,能夠將總線中的ADDRESS、READ/WRITE、DATA狀態記錄于內存分析表中,讓使用者進行總線分析時也能夠針對ADDRESS、READ/WRITE、DATA加以記錄分析。

    總線協議分析實例 – IIS總線協議分析譯碼
    孕龍科技的I2S總線分析模塊,可幫助使用者進行I2S總線分析,透過譯碼模塊可將訊號中的Data-L及Data-R數值直接顯示于屏幕上,孕龍科技IIS總線分析模塊可依照待測I2S訊號格式讓使用者選擇Data bit長度為16、20、24、32 bits,方便使用者面對各種不同的I2S訊號均能順利分析。


    LAP-C322000操作使用
    步驟一將測試線連接至邏輯分析儀訊號連接座上,將測試線另外一端連接至待測物上,依照待測物狀況不同,也可以使用配件內的測試鉤來連接待測物。

    步驟二依照快速安裝手冊第三章所述,進行邏輯分析儀設定,設定完成后啟動邏輯分析儀軟件及送出待測物訊號進行擷取,擷取完成如圖所示。
    提示:邏輯分析儀取樣率需高過待測目標頻率四倍以上才能確保訊號正確。

    步驟三將訊號歸納成總線,按住鍵盤上的CTRL鍵不放,在信道列表上以鼠標點選要歸納的訊號信道使其反白,選擇完畢后點下鼠標右鍵選擇歸納信號為總線選項,此時信道列表內會增加一組所設定的總線。
    提示:進行總線分析時,需依照待測Protocol信道數來設定總線信道數,如IIC便設定兩個通道,UART設定一個通道。

    步驟四在新增的總線上點選鼠標右鍵,選擇總線屬性,再選擇要使用的總線分析模塊。
    提示:每一種總線分析模塊均有相對應的參數設定,使用者可在參數設定中依照待測總線內容加以設定。

    步驟五完成設定后,軟件模塊會將總線內的封包數值顯示于屏幕上。

    提示:孕龍科技邏輯分析儀軟件還有其它強大功能可幫助使用者進行總線分析,如封包列表顯示、數據搜尋、脈波寬度搜尋….等等。


    LAP-C322000配件
    主機、125mm x 92mm x 25mm測試線、16pin*1 / 8pin*2 / 2pin*1 / 1pin*1測試鉤36 pieces、USB線、安裝光盤、快速安裝手冊、攜帶包

     

    孕龍邏輯分析儀=邏輯分析儀+總線分析器+邏輯筆+計頻器
    PC-BASED LOGIC ANALYZER LAP-C SERIES
    支持多家示波器堆疊以進行混合信號測量
    高貴典雅的雪白色質感,搭配迷你小機身,方便工程師外出攜帶。
    擁有堆疊功能,讓您擴充測量信道及內存深度。(僅322000支持)
    示波器堆疊功能,同步將狀態信號輸出,讓邏輯分析儀可搭配示波器堆疊使用,數位/模擬信號同時滿足。
    超過一百多種總線協定分析模塊,且提供客制化的開發服務。
    通過多種技術認證:波形壓縮、濾波與濾波延遲、數據對比、內存分析和封包顯示等。
    享有PC-Based界面,支持Windows 2000 / XP / Vista / Win7操作系統,采用USB2.0(1.1)界面傳輸數據及供電。
    結合視窗顯示及人性化操作界面,進行數據整合應用。
     

    Logic Cube產品規格REACH

    Logic Cube標準配備混合信號示波器模組(DSO)(選購)
    即時數碼&類比混合信號
    測量&封包解碼三合一
    開發產品的*工具USB 2.0
    Protocol Analyzer Module
    USB 2.0協定分析模組(選購)

     

    新增定位條

    軟件預設提供A bar及B bar兩組定位條,透過定位條可測量封包數據之間的時序關系,若需標記的定位點超過兩點以上,則可透過新增定位條功能增加多組定位條,可新增至128組定位條。

    總線封包列表

    軟件透過總線譯碼模塊可將各種列表協定中的封包狀態進行解析顯示。為能夠更方便的進行列表協定信號分析,可再搭配使用總線封包列表,將龐大的封包數據以樹狀直列方式顯示于列表中,讓工程師更快速的分析各個封包狀態前后關系。

    內存分析

    將總線譯碼模塊所解析后的封包數據模擬內存中常見的memory map來進行顯示。以EEPROM而言可以清楚了解到內存內各位址的讀寫狀態,加速掌握內存動作行為。

    數據統計

    可讓使用者信道將該信道中的正周期數、負周期數、完整周期數或是設定時間周期以檢視信道內是否有超出條件。若偵測到信號周期超出設定條件時,軟件會以紅色字體標示該信道。

    數據對比

    利用數據對比功能可將兩個LA存盤進行波形比對(環境參數需*),軟件會自動將兩筆存盤內波形差異點以橘紅色引號來標示,并在LOG視窗中統計出兩次存盤的比較狀況。


    圖像解析
    圖像解析功能主要是搭配顯示類別的總線模塊而設計,當使用者擷取到圖像數位信號后,透過圖像解析功能可再把當下的圖像信號還原成圖片,借此幫助使用者進行驗證。

    留言框

    • 產品:

    • 您的單位:

    • 您的姓名:

    • 聯系電話:

    • 常用郵箱:

    • 省份:

    • 詳細地址:

    • 補充說明:

    • 驗證碼:

      請輸入計算結果(填寫阿拉伯數字),如:三加四=7

    上一篇:尼通Niton XL3t XRF元素分析儀

    下一篇:LAP-F1孕龍ZEROPLUS總線協議測試分析儀

    亚洲国产一区二区三区在线观看-亚洲国产精品久久一线不卡-久久精晶国产99久久6-老鸭窝视频在线观看
    <td id="ikk4g"><option id="ikk4g"></option></td>
  • <option id="ikk4g"><option id="ikk4g"></option></option>